谁能通俗易懂地讲解一下上拉电阻和下拉电阻的原理是什么?
谁能通俗易懂地讲解一下上拉电阻和下拉电阻的原理是什么?
-----
网友解答:
-----
首先上拉电阻是接到VCC,下拉电阻是接到GND
不是说加了电阻就能上拉和下拉,是要看电阻怎么接法,拉在哪个地方
上拉电阻肯定是接到VCC(电源),我们以高电压理解为上
下拉电阻肯定是接到GND(电源),我们以低电压理解为下
何为上拉电阻,上拉电阻怎么接法?
以一个轻触开关检测的电路为例解说一下
原理图A没有接上拉电阻,原理图B接了上拉电阻
原理图A当轻触开关SW1按下时,输入端口A的是低电平,但当轻触开关SW1没有按下时,输入端口A是什么电平呢?不知道啊!在数字电路的世界只有0和1,我们不能让未知的状态出现,否则很容易出问题
原理图B当轻触开关SW5按下时,输入端口B的是低电平,但当轻触开关SW5没有按下时上拉电阻R1决定了输入端口B是高电平,不会存在未知的状态
明显原理图B优于原理图A
何为下拉电阻,下拉电阻怎么接法?
同样以一个轻触开关检测的电路为例解说一下
原理图C没有接下拉电阻,原理图D接了下拉电阻
原理图C当轻触开关SW1按下时,输入端口C的是高电平,但当轻触开关SW1没有按下时,输入端口C是什么电平呢呢?不知道啊!在数字电路的世界只有0和1,我们不能让未知的状态出现,否则很容易出问题
原理图D当轻触开关SW5按下时,输入端口D的是高电平,但当轻触开关SW5没有按下时下拉电阻R1决定了输入端口D是低电平,不会存在未知的状态
明显原理图D优于原理图C
哪些场合需要接上拉或者下拉电阻呢?
开关检测电路中接上拉或者下拉电阻,防止输入检测端口出现浮空的未知状态。
继电器驱动电路中,下拉电阻R10可以防止三极管意外的导通(如果使用PNP三极管驱动继电器就会拉上拉电阻)
LED驱动电路中,三极管Q1接下拉电阻,可以防止感应电流引起的三极管微导通,可以防止LED出现微亮的现象
总的来说,上拉电阻可以让信号钳制在高电平;下拉电阻可以让信号钳制在低电平
欢迎大家都来讨论一下,上拉、下拉电阻还会在哪些场合需要用到呢?你觉得三极管放大电路中的基极(b)偏置电阻算是上拉或者下拉电阻吗?
水平有限,请大家多多包涵,如有错漏请批评指正,关注@电子产品设计方案,一起学习和分享!
-----
网友解答:
-----
在数字电路或者单片机控制电路中,上拉电阻一般是一端接电源Vcc,一端接芯片管脚或者被控电路中的电阻。对于比较复杂的电路不能用简单理解分析的上拉电阻来衡量它的作用,它们都是相互作用控制的。上拉就是将不确定的信号通过一个电阻钳位在高电平,电阻同时起限流作用。
而下拉电阻一般是指一端接芯片管脚一端接地的一只电阻器。
数字电路中有的需要上拉电阻,不用下拉电阻,有的需要同时具有上拉电阻和下拉电阻来完成控制认任务。上下拉电阻的主要作用是
在电路驱动器关闭时给线路(节点)以一个固定的电平。因为数字逻辑电路中有高电平、低电平、高阻态三种状态,低电平的电压范围为0~0.25V,表示0,高电平的电压范围为3.5~5V,表示1,高阻态(电压无限大,超过0~5V),表示不确定。当电路中出现高阻态时,而这时人们不希望存在高阻态,这时就会使用上拉电阻或下拉电阻来给引脚一个稳定的电平。
-----
网友解答:
-----
上拉电阻和下拉电阻在设计电路的时候经常遇到,上拉电阻可以在初始状态把信号牵制在确定的高电平,下拉电阻可以把信号牵制在确定的低电平。下面举例详细介绍。
1.上拉电阻介绍
所谓上拉,就是端口通过电阻接至VCC电源端。比如在设计按键电路时,按键的一端接GND,另一端接单片机的GPIO,同时会在GPIO口上接一个电阻到VCC,这个电阻就是上拉电阻。如下图所示。
有了上拉电阻,在没有按键发生时,单片机会检测到确定的高电平,如果没有该上拉电阻的话,单片机检测到的可能是一个浮空的电平而不是确定的高电平,在检测按键的时候可能会误判。
再以PNP三极管驱动继电器为例,在基极端接一个上拉电阻,在单片机初始化阶段,端口初始化时可能电平不是确定的高电平,容易误触发PNP三极管导通,加了上拉电阻后,在单片机端口不确定的时候基极是高电平,不会让继电器无动作。
2.下拉电阻介绍
所谓下拉,就是端口通过电阻接到GND,在端口输出信号不确定的时候把信号牵制在确定的低电平。以NPN三极管驱动继电器为例,如下图所示。
单片机作为输出端口控制三极管,输出高电平时三极管导通继电器动作;单片机输出低电平时三极管截止继电器复位。但是在单片机的初始化阶段,端口的输出状态可能不是确定的,不是确定的高电平也不是确定的低电平,有可能使继电器误动作。由于下拉电阻的存在,即使单片机初始化时,基极被下拉电阻牵制在低电平状态,不会发生误动作。
以上就是这个问题的回答,感谢留言、评论、转发。更多精彩内容请关注本头条号:
玩转嵌入式
。感谢大家。
-----
网友解答:
-----
这个问题简单理解应该是这样的: 在电子电路某个节点中,如果加了上拉或者下拉电阻后,那么这部分电路在静止状态时,该节点的电位将会保持在高“上拉”或者低“下拉”电位上。
这就好比是,在一个蓄水池子里,为了保存有一个高水位,我们可以在水池的上部加一个进水管,让水池里的水位始终在一定的水位上; 或者为了使水池里的水位,能保持一定的低水位,可以在水池的底部位置上加一个出水管,这样就可以保证水池里的水位一直会在高水位或低水位中运行了。
为了能很好地运行在预先设定的目标上,一般不允许在电路的同一个节点上,同时接上上拉和下拉电阻的!
同样道理,就是在一个水池子里不能同时在水池的高端位置接一根进水管,又在水池的低端位置接一根出水管。
当然,在上述的情况下,我们同时给与上、下拉电阻,或进水、出水管的回路中加上切换开关,以便于控制它们,那么就是另当别论喽!
-----
网友解答:
-----
举个例子,上拉电位4-5V,表示1;下拉电位0-1V,表示0,数字电路就1和0,还有一种现象,悬空,电位是2.5V,那就要接上拉电阻或下拉电阻。
作业:现有一台设备用的西门子PLC,其中一条传送带装有一只PNP接近开关,作用是检测传送带是否在运转,这天接近开关坏了,小王找到一只NPN的接近开关,装上去后感应器灯会闪烁,但是设备报警传送带运转异常,现在只要接一只电阻可以接决问题,问题①是接上拉电阻还是下拉电阻,问题②电阻选用多少欧姆的。
-----
网友解答:
-----
模拟电路中的上拉下拉电阻也称为偏置电阻,是为电路提供合适的偏置电压,以使三极管工作在线性区域。
数字电路中的上拉下拉电阻是为电路排除干扰设置的,电路中晶体管PN结反向漏电电流,感应电压等各种干扰会使电路中的关键电压检测点开关电压混乱,使用电阻后可使稳态电压保持稳定。
-----
网友解答:
-----
那就通俗的给你解释吧:
上拉电阻就好比入职培训,这个岗位必须要会的技能,不管你之前会不会,来我这里必须培训,掌握了技能,才让你上岗。
下拉电阻可以理解成过安检,不管你带多少东西,必须把不能带的都丢掉,满足条件,我才能让你过去。
上拉电阻是确保经过它后输出高电平
下拉电阻是确保经过它后输出低电平
-----
网友解答:
-----
很高兴能够看到和回答这个问题!
上拉或下拉电阻(两者统称为 \"拉阻\")的主要价值在于,具有不确定状态的信号线沿着固定为高(上)的电阻延伸。
在本节中,我们 将简单介绍新概念。
什么上拉电阻和下拉电阻?
如果用上拉电阻作为输入信号的跟脚,其作用通常是迫使信号线固定在一定的水平上,避免信号因悬空而不确定,然后系统进入不理想的状态,如下图所示:
根据拉电阻的大小,我们还可以将其分为强拉伸或弱拉伸(弱)上拉下拉。通常水晶内置的拉伸阻力较弱(阻力较大),拉伸阻力越大 小,功率级别越高(强拉伸)。
上拉是平均情况下在高电路中通过电阻钳位的不确定信号,电阻同时起到限制和降低均衡的作用。
对于没有集电极(或漏极)的输出电路,感测电流和电压的能力(例如传统的门电路)受到限制,自顶向下电阻的主要作用是提供通往输出电流的路径。开路集电极电路,使引入设备的电流和电流以下的电流增大;功率只是简单地向上或向下拉伸电阻,而不是电阻,没有太大的区别。
较高的电阻将电阻连接到孔中的电源位置,如果此时添加高电压,则可以增加存储电位。
下面是一个负电阻和数字特性的示例,其中输入信号根据电路的形状而变化,这些变化返回到输出端口以返回到所需状态,但是没有用于输入和输出的信号。
下面列出的所有电阻器都是电阻元件,从定义上讲,基本上可以将下面的电阻视为相反的电阻元件,所谓的拉伸电阻是电源的正极,在负极或接地下,实际上,下方电阻的工作原理相似。根据定义,电阻器拉伸电路表示顶部拖动电阻器是电阻器元件,并且未连接设备或电阻较高的端部任何输入均注入所需的逻辑电平。
当I O输出为高阻抗时,可以保持较高的电平,特别是在上述情况下:当I O输出为高阻抗时,通过将端口连接到具有上述阻抗的GND,可以将高阻抗设为除非该按钮给出较高的值,否则解释为开关设备实际上对晶体振动具有更大的内部抵抗力。
下拉电路可以增加电路稳定性,避免错误操作。 如果第一张图中的键没有被高阻拉伸,在启动时可能会出现操作失误,因为启动时没有确定一个体的夹持水平,上拉电阻R12的存在保证了其在高位拉动,就不会出现操作失误。
下拉电路可以以增加带宽。 由于在其他外围电路的影响下,单片机的高输出会影响整个系统的正常运行,因此,上牵引阻力的存在可以增加驱动器。 本文介绍了作为SCL和SDA源码的技术,用于开放晶圆中的I2C资源单线通信通道。 在这种情况下,你必须给这两个高跟鞋增加阻力。
以上便是我的一些见解和回答,可能不能如您所愿,但我真心希望能够对您有所帮助!不清楚的地方您还可以关注我的头条号“每日精彩科技”我将竭尽所知帮助您!
码字不易,感觉写的还行的话,还请点个赞哦!
-----
网友解答:
-----
为保证CPU,即中心处理单元,在接收信号时,有一个固定的、己知的电平高低的预期,需要上拉或下拉电阻,实现电平的高低的设定。例,按键,假设高是按下,低是未按下,需要使用下拉电阻,保证在按键未按下时为低,一方面,告知CPU,按键没有按下,另一个方面,抗干扰,CPU的输入端都是高阻,一般几兆殴,高的可以上几百兆殴,很容易受到干扰,让CPU误以为按键按下。同样,所有集成电路的输入引脚,都需要设定好预知的高低电平,即需要上拉或下拉电阻。
-----
网友解答:
-----
上拉电阻和下拉电阻的实质就是电阻值分压,它为串联结构,由于回路电流很小,其合理的取值使其分圧也很小,结果就是电路点的电压椄近于上端电压或接地电平,从而避免高阻电路点的悬空状态易受电源波动或外界干扰,克服状态不稳定和后续电路的执行错误。
-----
网友解答:
-----
不懂什么叫上拉电阻下拉电阻,只知道上偏置电阻,下偏置电阻,电阻的作用有很多,比如限流,分压,反馈等作用,一般要看具体电路与作用,电阻也有很多种,比如,热敏电阻,限流电阻,光敏电阻等,这些都是最基本的东西,要想彻底搞清楚,最好还是看看专业的书籍。
也许都忘光了这些术语。
------------------
推荐阅读: